Re: problema transistor nmos-cmos

From: (wrong string) � <Seiryu.nospam_at_fastwebnet.it>
Date: Wed, 12 Nov 2003 09:12:58 +0100

"Rodion" <Rodion_at_hotmail.com> ha scritto nel messaggio
news:xB7sb.5782$9_.249878_at_news1.tin.it...
>
>
>

Lo schema mi lascia un po' perplesso: innanzitutto l'uscita x sta sui drain
dei transistori. In un mos il terminale che si comporta da drain �
detereminato dalla connessione al circuito. Infatti essendo il dispositivo
perfettamente simmetrico, nel caso di transistore a canale n il morsetto di
drain sar� quello collegato al nodo a pi� alto potenziale mentre nel caso di
un transistore a canale p sar� quello collegato al nodo a potenziale pi�
basso.

Anche cosi la porta _non_ � una porta cmos infatti in una porta cmos deve
sempre esistere un canale conduttivo o verso l'alimentazione o verso massa e
l 'uscita non pu� mai portarsi in uno stato di alta impedenza (che non
corrisponde ad uno zero logico!)

La "tabella di verit�" credo che sia:

V1=1, V2=1 X=0

V1=1, V2=0, X=Z

V1=0, V2=1, X=Z

V1=0, V2=0, X=1

che non realizza alcuna funzione logica per la presenza dei due stati ad
alta impedenza

Marco
Received on Wed Nov 12 2003 - 09:12:58 CET

This archive was generated by hypermail 2.3.0 : Sun Nov 24 2024 - 05:10:33 CET